Studierende erarbeiten sich den grundlegenden Aufbau von Mikroprozessor-Architekturen für eingebettete Sys- teme einschl. Datenformate, Befehlsformate, Befehlssätze und Speicherorganisation. Sie erlernen und üben den praktischen Umfang mit Schnittstellen und Ein-/Ausgabe-Systemen und Peripherie-Geräten. Sie erlernen Eigenschaften von Cyber Physical Systems, Sensoren, Aktuatoren und Sensornetzen (WSN) und diskutieren deren Anwendungsgebiete. Darüber hinaus erlernen sie die Anbindung und den Einsatz von Field Programmable Gate Arrays (FPGAs) und üben die Anwendungsbezogene Programmierung eingebetteter Systeme in C und Assembler. Zudem erarbeiten sie sich den grundlegenden Aufbau aktueller Betriebssysteme für eingebettete Systeme, insbes. Realtime Operating Systems, Realtime Scheduling, Realtime Communication und üben dessen Implementierung. Zuletzt werden Aspekte der Sicherheit eingebetteter Systeme einschl. Angriffsvektoren, Prozessisolation, Trusted Computing diskutiert und bewertet.
Wichtige Information zum Ablauf:
Architektur eingebetteter Systeme wird ausnahmsweise in diesem Wintersemester mit folgenden Terminen angeboten:
Von diesen Übungs-Terminen ist einer auszusuchen.
| Course No | Course Type | Hours |
|---|---|---|
| 19335901 | Vorlesung | 2 |
| 19335902 | Übung | 2 |
| Time Span | 24.10.2025 - 13.02.2026 |
|---|---|
| Instructors |
Larissa Groth
|
| 0086e_k150 | 2023, BSc Informatik (Mono), 150 LP |
| 0087e_k90 | 2024, BSc Informatik (Lehramt), 90 LP |
| 0132d_m30 | 2025, BSc Informatik (Kombi), 30 LP |
| 0511c_m72 | 2024, M-Ed Fach 2 Informatik(Lehramt - Quereinstieg), 72 LP |
| 0556b_m37 | 2023, M-Ed Informatik Fach 1 (Lehramt an Integrierten Sekundarschulen und Gymnasien), 37 LP |
| 0557b_m42 | 2023, M-Ed Informatik Fach 2 Informatik (Lehramt an Integrierten Sekundarschulen und Gymnasien), 42 LPs |
| Day | Time | Location | Details |
|---|---|---|---|
| Friday | 14-16 | T9/SR 005 Übungsraum | 2025-10-24 - 2025-12-19 |
| Friday | 14-16 | T9/SR 006 Seminarraum | 2026-01-09 - 2026-02-13 |